服務熱線:400-9268-368 服務時間:(9:00-18:00)
ELF3

ELF3

EF3器件是安路科技的第三代FPGA產品,定位通信、工業控制和服務器市場,最多支持336個 I/O,滿足客戶板級IO擴展應用需求。EF3器件采用先進的55nm低功耗工藝,優化功耗與性能,并可以通過低成本實現較高的功能。器件旨在用于大批量、成本敏感的應用,使系統設計師在降低成本的同時又能夠滿足不斷增長的帶寬要求。

  • 產品簡介
  • 產品特色
  • 選型指南
  • 封裝說明

EF3器件是安路科技的第三代FPGA產品,定位通信、工業控制和服務器市場,最多支持336個 I/O,滿足客戶板級IO擴展應用需求。EF3器件采用先進的55nm低功耗工藝,優化功耗與性能,并可以通過低成本實現較高的功能。器件旨在用于大批量、成本敏感的應用,使系統設計師在降低成本的同時又能夠滿足不斷增長的帶寬要求。


?靈活的邏輯結構

·?共3種器件,規模從4800到9280 LUTs

·?最大用戶IO數量達336個

?低功耗工藝

·?先進的55nm低功耗工藝

?內置Flash

·?內置8Mb flash,無需外部配置器件

?支持分布式和嵌入式存儲器

·?最大支持74Kbits分布存儲器

·?最大支持270Kbits 嵌入塊存儲器

·?內置嵌入式存儲模塊,多種組合模式,可配置為真雙口

·?專用FIFO控制邏輯

?可配置邏輯模塊(PLBs)

·?優化的LUT4/LUT5組合設計

·?雙端口分布式存儲器

·?支持算數邏輯運算

·?快速進位鏈邏輯

?源同步輸入/輸出接口

·?輸入/輸出單元包含DDR寄存器支持DDRx1、DDRx2模式

?高性能,靈活的輸入/輸出緩沖器

·?可配置支持以下單端標準

·?LVTTL,LVCMOS(3.3/2.5/1.8V/1.5/1.2V)

·?PCI

·?可配置支持以下差分標準

·?LVD,Bus-LVDS,MLVDS,RSDS,LVPECL

·?BANK 0 和 2 支持 True LVDS 輸出,所有 BANK 均支持單端和差分輸入

·?支持熱插拔

·?片內100歐姆差分電阻

.可配置支持上拉下拉模式

.兼容5V輸入

?時鐘資源

·?16路全局時鐘

·?針對高速I/O接口設計的2路IOCLK

·?優化全局時鐘的2路快速時鐘

·?多功能PLLs用于頻率綜合

·?支持7路時鐘輸出

·?分頻系數1到128

·?支持5路時鐘輸出級聯

·?動態相位調節

?配置模式

·?MSPI模式

·?從模式串行 (SS)

·?從模式并行x8 (SP)

·?主模式并行x8 (MP)

·?JTAG模式 (IEEE-1532)

?增強安全設計保護

·?每個芯片擁有唯一的64位DNA

·?支持位流AES加密

?嵌入式硬核IP

·?內置環形振蕩器

?豐富封裝形式

? ·?caBGA332

? ? ? ? ·?caBGA400



FamilyDeviceDFFsLUTsDistribute RAMBRAMM18x18PLLDDR/SDR RAMADC
USER IOTRUE LVDSEMULATE LVDSGCLKBANKUser Flash(KB)Bitstream(Byte)封裝類型封裝尺寸
9K32K128K256KTotal BRAM BitsMCU
EF3L
EF3L40CG324B4800480038k15\\\135k82\\\280351051668M311,296caBGA32415*15
EF3L40CG332B4800480038k15\\\135k82\\\280341061668M311,296caBGA33217*17
EF3L90CG400B9280928074k30\\\270k162\\\336411271668M311,296caBGA40017*17


封裝

間距(mm)

尺寸(mm2

EF3L40


? EF3L90

caBGA400

0.8

17x17

-

336/41

caBGA332

0.8

17x17

280/34

-

caBGA324

0.8

15x15

280/35

? ? ? ? ?-


文檔下載
  • 文檔下載
  • 標題
  • 發布日期
數據手冊
器件概覽
使用指南
封裝和引腳
技術筆記
技術報告


友情鏈接:
Copyright ?2018 - 2021 上海安路信息科技有限公司
犀牛云提供企業云服務